ՀՀ ԳԱԱ եւ ՀՊՃՀ Տեղեկագիր. Տեխնիկական գիտություններ =Proceedings of the NAS RA and SEUA: Technical Sciences

Modeling and design of power supply network of an IC high speed I/O interface

Melikyan, V. Sh. and Movsisyan, K. W. (2012) Modeling and design of power supply network of an IC high speed I/O interface. ՀՀ ԳԱԱ Տեղեկագիր: Տեխնիկական գիտություններ, 65 (4). pp. 380-390. ISSN 0002-306X

[img]
Preview
PDF - Requires a PDF viewer such as GSview, Xpdf or Adobe Acrobat Reader
1320Kb

Abstract

The parasitic inductances of a CMOS integrated circuit (IC) power supply network produce supply rail noises. These noises introduce propagation delay variations and signal jitters which reduce the signal timing budget. ԿՄՕԿ ինտեգրալ սխեմաների (ԻՍ) սնման ցանցի մակաբույծ ինդուկտիվությունները սնման դողերում ստեղծում են աղմուկներ: Դրանք պատճառ են դառնում ազդանշանի տարածման հապաղման փոփխությունների և ջիտերի, որոնք փոքրացնում են ազդանշանի ժամանակային բյուջեն: Паразитные индуктивности сети питания КМОП интегральных схем (ИС) создают помехи в шинах питания. Они создают джиттер и изменяют задержки распространения сигнала, которые сокращают временной бюджет сигнала. Это становится критической проблемой, особенно в системах с высокой скоростью передачи данных. Разработан эффективный способ применения развязывающих емкостей, размещенных на кристалле ИС для компенсации влияния индуктивностей сети питания и подавления помех.

Item Type:Article
Additional Information:ԻՍ-երի արագագործ մուտք-ելք ինտերֆեյսի սնման ցանցի մոդելավորում և նախագծում; Моделирование и проектирование сети питания высокоскоростного интерфейса ввода/вывода ИС
Uncontrolled Keywords:Վ. Շ. Մելիքյան, Կ. Վ. Մովսիսյան, Меликян В. Ш., Мовсисян К. В., integrated circuit, input output system, power supply network, on-die decoupling capacitance
Subjects:T Technology > T Technology (General)
ID Code:3817
Deposited By:Fundamental Scientific Library
Deposited On:21 May 2013 12:59
Last Modified:12 Apr 2020 23:00

Repository Staff Only: item control page